<dl id="17ef7"><ins id="17ef7"></ins></dl>
      <em id="17ef7"></em>
      <em id="17ef7"></em><em id="17ef7"></em><em id="17ef7"></em>
      <dl id="17ef7"><menu id="17ef7"></menu></dl>

        <div id="17ef7"></div>
        <em id="17ef7"><ol id="17ef7"><mark id="17ef7"></mark></ol></em>
        <progress id="17ef7"><tr id="17ef7"></tr></progress>
        <div id="17ef7"></div>
        <sup id="17ef7"><menu id="17ef7"></menu></sup>
        <dl id="17ef7"></dl>

        <em id="17ef7"></em>

        嵌入式培訓

         
        上海報名熱線:021-51875830
        北京報名熱線:010-51292078
        深圳報名熱線:0755-61280252
        南京報名熱線:025-68662821
        武漢報名熱線:027-50767718
        成都報名熱線:028-68802075
        廣州報名熱線:
        020-61137349
        西安報名熱線:
        029-86699670
        曙海集團研發與生產請參見網址:
        www.cfguql.fun
        全英文授課課程(Training in English)
          首 頁   課程介紹   培訓報名  企業培訓   付款方式   講師介紹   學員評價   關于我們   聯系我們  承接項目 開發板商城  學院論壇
        嵌入式協處理器--FPGA
        FPGA項目實戰系列課程----
        嵌入式OS--3G手機操作系統
        嵌入式協處理器--DSP
        手機/網絡/動漫游戲開發
        嵌入式OS-Linux
        嵌入式CPU--ARM
        嵌入式OS--WinCE
        單片機培訓
        嵌入式硬件設計
        嵌入式OS--VxWorks
        PowerPC嵌入式系統/編譯器優化
        PLC編程/變頻器/數控/人機界面 
        開發語言/數據庫/軟硬件測試
        3G手機軟件測試、硬件測試
        云計算、物聯網
        開源操作系統Tigy OS開發
        小型機系統管理
        其他類
        友情連接
        WEB在線客服
        南京WEB在線客服
        武漢WEB在線客服
        西安WEB在線客服
        廣州WEB在線客服
        點擊這里給我發消息  
        QQ客服一
        點擊這里給我發消息  
        QQ客服二
        點擊這里給我發消息
        QQ客服三
        公益培訓通知與資料下載
        企業招聘與人才推薦(免費)

        合作企業最新人才需求公告

        ◆招人、應聘、人才合作
        請訪問曙海旗下網站---

        電子人才網
        www.morning-sea.com.cn
        合作伙伴與授權機構
        現代化的多媒體教室
        曙海集團招聘啟示
        曙海動態
        郵件列表
         

           課程背景        FPGA系統設計初級和中級班

                FPGA系統設計初級班培訓課程主要幫助學員盡快掌握 CPLD/FPGA 的開發流程和設計方法,以工程實踐為例,循序漸進的學習FPGA的集成開發環境,開發流程以及硬件電路設計等知識。每次課程都配有相關實戰訓練,每個實戰訓練題目都可以在Cyclone(颶風系列)的FPGA硬件平臺上進行下載驗證。通過實戰,學員可以更好的理解消化課堂知識,工程實踐水平會得到迅速提高。

           課程目標

                培養學員迅速掌握和使用CPLD/FPGA數字系統開發工具、開發流程,能夠獨立進行初步的FPGA系統設計。經過培訓,學員可以掌握HDL語言的初步開發能力。

           培養對象

                FPGA系統的軟件和硬件開發工程師;電子類專業的大學生和研究生;電子產品設計愛好者。

           入學要求

                學員學習本課程應具備下列基礎知識:
                ◆電路系統的基本概念。

           班級規模及環境
               為了保證培訓效果,增加互動環節,我們堅持小班授課,每期報名人數限5人,多余人員安排到下一期進行。
           上課時間和地點
        上課地點:【【上海】:同濟大學(滬西)/星河世紀廣場(11號線上海西站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源花都(高新二路) 【成都分部】:領館區1號(中和大道)
        最近開課時間(周末班/連續班/晚班)
        FPGA初級和中級班開課時間:2017年11月11日
           學時
             ◆課時: 共5天,30學時

                ◆外地學員:代理安排食宿(需提前預定)
                ☆合格學員免費頒發相關資格證書,提升您的職業資質
                作為最早專注于嵌入式培訓的專業機構,曙海嵌入式學院提供的證書得到本行業的廣泛認
                可,學員的能力得到大家的認同

                ☆合格學員免費推薦工作
                ★實驗設備請點擊這兒查看★
           最新優惠
               ◆團體報名優惠措施:兩人95折優惠,三人或三人以上9折優惠 。注意:在讀學生憑學生證,即使一個人也優惠500元。

           同時報選《FPGA應用設計高級班》,即享受優惠!

           質量保障

                1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
                2、培訓結束后免費提供一個月的技術支持,充分保證培訓后出效果;
                3、培訓合格學員可享受免費推薦就業機會。

           師資團隊

        【李老師】

        FPGA課程金牌講師,項目經驗非常豐富,9年FPGA/DSP系統硬件開發工作經驗。熟悉整個EDA設計流程,熟練使用Alter、Xinlinx,ModelSim開發工具,精通Verilog HDL語言和VHDL語言,精通Nios II EDS/SOPC、、IP核、PCI PLX 9054數據采集卡等開發。

        【陳老師】

        資深FPGA開發工程師,FPGA培訓課程金牌講師,有8年的FPGA和DSP系統硬件開發經驗,最近4年來一直從事視頻和圖像處理領域的高速DSP系統硬、軟件和FPGA系統的設計和開發,具有非常豐富的高速系統設計經驗,精通TI公司的C6000系列高速DSP和Altera公司的全系列FPGA/CPLD。

                更多師資力量請參見曙海教育師資團隊,請點擊這兒查看

           課程進度安排
        課程大綱

        第一階段

            第一階段的課程主要幫助學員了解FPGA系統設計的基礎知識,掌握FPGA最小系統硬件電路設計方法,學會操作QuartusII軟件來完成FPGA的設計和開發。

        1.可編程邏輯設計技術簡介
        2.可編程邏輯設計開發要點
        3.可編程邏輯器件硬件
        4.EDA軟件設計方法及發展趨勢
        5.FPGA的設計流程
        6.FPGA的常用開發工具
        7.FPGA的基本結構
        8.主流低成本FPGA Cyclone
        9.新一代低成本FPGA Cyclone II
        10.FPGA芯片的選型策略詳解
        11.FPGA關鍵電路的設計(最小電路設計):

            11.1 FPGA管腳約束
            11.2 要點
            11.3 關鍵
            11.4 字符型液晶顯示器接口電路設計
            11.5 技巧
            11.6 撥碼開關設計
            11.7 撥碼開關電路設計 
            11.8 數碼管電路設計
            11.9 圖形液晶電路設計 
        12.Alter FPGA的結構
            12.1  Alter 高密度FPGA-Stratix的結構、內部邏輯單元及接口
            12.2  Alter 主流低成本FPGA-Cyclone,Cyclone II 的結構、內部邏輯單元及接口
            12.3  Alter FPGA的布線

        1. 實戰一:在Altera的FPGA開發板上運行一個接口實驗程序-交通燈的設計實現,如何控制Red,Green,Yellow燈在南北東西各個方向的交替運作。

           訓練課題:“交通燈的設計實現”
            實驗要點:
            1.1  Quartus II工程創建及屬性設置
            1.2  Quartus II源文件設計輸入方式
            1.3  Quartus II約束設計
            1.4  Quartus II工程編譯
            1.5  Quartus II仿真
            1.6  Quartus II硬件下載

        第二階段

            熟練掌握硬件描述語言(Verilog HDL)是FPGA工程師的基本要求。通過本節課程的學習,學員可以了解目前最流行的Verilog HDL語言的基本語法,掌握Verilog HDL語言中最常用的基本語法。通過本節課程學習,學員可以設計一些簡單的FPGA程序,掌握組合邏輯和時序邏輯電路的設計方法。通過實戰訓練,學員可以對Verilog HDL語言有更深入的理解和認識。

        1.Verilog HDL語言簡介
        2.Verilog HDL語言邏輯系統
        3.Verilog HDL操作數和操作符
        4.Verilog HDL和VHDL語言的對比
        5.Verilog HDL循環語句
        6.Verilog HDL程序的基本結構
        7.Verilog HDL語言的數據類型和運算符
        8.Verilog HDL語言的賦值語句和塊語,阻塞和非阻塞賦值語句的區別
        9.Verilog HDL語言的條件語句,包括IF語句和CASE語句的典型應用
        10.Verilog HDL語言的其他常用語句
        11.Verilog HDL語言實現邏輯電路

        1. 實戰訓練二:
           訓練課題:“多路選擇器的設計”
            實驗要點:
            1.1  Quartus II軟件操作
            1.2  組合邏輯電路設計實現
            1.3  IF語句和CASE語句的使用
        2. 實戰訓練三:
           訓練課題:“跑馬燈設計實現”
            實驗要點:
            2.1  Quartus II軟件操作
            2.2  時序邏輯電路設計實現
            2.3  分頻原理和實現方法
        3. 實戰訓練四:
           訓練課題:“7段數碼管測試實驗-以動態掃描方式在8位數碼管“同時”顯示0-7”
           實驗要點:
            3.1  Quartus II軟件操作
            3.2  了解如何按一定的頻率輪流向各個數碼管的COM端送出低電平,同時送出對應的數據給各段。
            3.3  介紹多個數碼管動態顯示的方法。

        第三階段

            雖然利用第二階段課程學到的HDL基本語法可以完成大部分的FPGA功能,但相對復雜的FPGA系統設計中,如果能夠合理的應用Verilog HDL的高級語法結構,可以達到事半功倍的效果。通過第三天課程的學習,學員可以掌握任務(TASK),函數(FUNCTION)和狀態機的設計方法,可以更好的掌握FPGA的設計技術。此外,本節課程還介紹了QuartusII軟件的常用的高級工具-SignalTAP,可以提高FPGA設計和調試的效率。

        1. TASK和FUNCTION語句的應用場合
        2. Verilog HDL高級語法結構-任務(TASK)
        3. Verilog HDL高級語法結構-任務(FUNCTION)
        4. 狀態機的設計原理及其代碼風格
        5. 邏輯綜合的原則以及可綜合的代碼設計風格
        6. SignalTap II在線邏輯分析儀使用方法

        1. 實戰訓練五:
           訓練課題:“典型狀態機設計實例”
           實驗要點:
            1.1  FSM設計方法
            1.2  狀態機的編碼
            1.3  狀態機的初始化狀態和默認狀態(完整狀態機設計)
            1.4  狀態機的狀態定義風格
            1.5  狀態機的編寫風格
        2. 實戰訓練六:
           訓練課題:“撥碼開關設計實驗”
           實驗要點:

            2.1  Quartus II輸入方式
            2.2  調試
            2.3 了解撥碼開關的工作原理及電路設計
        3. 實戰訓練七:
           訓練課題:“矩陣鍵盤設計實驗”
           實驗要點:
            3.1  Quartus II原理圖輸入方式
            3.2 了解矩陣鍵盤的工作原理及電路設計

        第四階段

            1.實戰訓練八:
           訓練課題:“數碼管進位與刷新綜合設計實驗”

            步驟一、詳細一個鋪墊性實驗,通過它講解數碼管各種進位的方法,與進位代碼的編寫,其中注意:
          a.數碼管整體刷新和數碼管動態掃描顯示的區別和聯系,怎樣編寫代碼
          b.編程中注意FPGA的精髓:并行運行
          c.注意在傳遞數據的過程中,采用什么方法比較好
         步驟二、學員自己編寫一個數字時鐘程序
          a.訓練學員舉一反三的能力
          b.注意一些特殊用法
         步驟三、總結學員的出錯原因,給出解決方法

            2.實戰訓練九:

        訓練課題:“蜂鳴器怎樣演奏音樂,怎樣演奏梁祝的曲子”

            步驟一、詳細一個鋪墊性實驗,通過它講解怎樣通過分頻來實現音階和音調,其中注意:
          a.狀態機的高級用法
          b.怎樣分頻
          c.注意在傳遞數據的過程中,采用什么方法比較好
            步驟二、學員自己編寫一個數字時鐘程序
          a.訓練學員舉一反三的能力
          b.注意一些特殊用法
            步驟三、總結學員的出錯原因,給出解決方法

            3.實戰訓練十:
            1. 內容的回顧與難點消化,解疑答惑
            2.編程中舉一反三和融匯貫通訓練
            3.  FPGA的程序固化方法
        第五階段
        知識詳解:
            1.字符型液晶顯示原理
            2.圖形液晶顯示原理
            3.液晶顯示原理詳解
        1. 實戰訓練十一:
           訓練課題:1602字符型液晶顯示實驗
           訓練內容: 通過實驗充分理解字符型液晶的顯示原理,是怎樣通過代碼體現的,針對一個綜合性實驗題目,學員獨立完成需求分析,結構設計,代碼設計,仿真


        2. 實戰訓練十二:
           訓練課題:“128x64圖形液晶顯示實驗”
           訓練內容: 通過實驗充分理解字圖形液晶的顯示原理,是怎樣通過代碼體現的針對一個綜合性實驗題目,學員獨立完成需求分析,結構設計,代碼設計,仿真


         
        版權所有:曙海信息網絡科技有限公司 copyright 2000-2010
         
        上海

        地址:上海市真北路2500號星河世紀廣場A座1904
        (地鐵11號線上海西站4號出口,家樂福桃浦路店旁)
        郵編:200062
        熱線:021-51875830 32300767
        傳真:021-32300767
        業務手機:15921673576
        E-mail:[email protected]
        客服QQ: 849322415
        北京分中心

        地址:北京市昌平區沙河南街11號312室
        (地鐵昌平線沙河站B出口) 郵編:102200 行走路線:請點擊這查看
        熱線:010-51292078
        傳真:010-51292078
        業務手機:13661044276
        E-mail:[email protected]
        客服QQ:1243285887
        深圳分中心

        地址:深圳市羅湖區桂園路2號電影大廈A座1816
        (地鐵一號線大劇院站D出口旁,桂園路和解放路交叉口,近地王大廈)
        熱線:0755-61280252
        傳真:0755-61280252
        業務手機:13640932289
        郵編:518001
        信箱:[email protected]
        客服QQ:2472106501
        南京分中心

        地址:江蘇省南京市棲霞區和燕路251號金港大廈B座2201室
        (地鐵一號線邁皋橋站1號出口旁,近南京火車站)
        熱線:025-68662821
        傳真:025-68662821
        郵編:210046
        信箱:[email protected]
        客服QQ:1325341129
         
        成都分中心

        地址:四川省成都市高新區中和大道一段99號領館區1號1-3-2903 郵編:610031
        熱線:028-68802075 業務手機:13540421960 傳真:028-68802075
        客服QQ:1325341129 E-mail:[email protected]
        武漢分中心

        地址:湖北省武漢市東湖高新技術開發區高新二路128號(湖北第二師范學院正大門對面) 佳源花都一期A4-1-701 郵編:430022
        熱線:027-50767718 業務手機:13657236279 傳真:027-50767718
        客服QQ:849322415
        E-mail:[email protected]
        廣州分中心

        地址:廣州市越秀區環市東路486號廣糧大廈1202室

        熱線:020-61137349
        傳真:020-61137349
        郵編:510075
        信箱:[email protected]
        西安分中心

        地址:西安市南二環東段31號云峰大廈1503室

        熱線:029-86699670
        業務手機:18392016509
        傳真:029-86699670
        郵編:710054
        信箱:[email protected]

        雙休日、節假日及晚上可致電值班電話:021-51875830 值班手機:15921673576


        備案號:滬ICP備08026168號

        .(2013年03月06日)................................................................................
        吉林时时彩平台

            <dl id="17ef7"><ins id="17ef7"></ins></dl>
            <em id="17ef7"></em>
            <em id="17ef7"></em><em id="17ef7"></em><em id="17ef7"></em>
            <dl id="17ef7"><menu id="17ef7"></menu></dl>

              <div id="17ef7"></div>
              <em id="17ef7"><ol id="17ef7"><mark id="17ef7"></mark></ol></em>
              <progress id="17ef7"><tr id="17ef7"></tr></progress>
              <div id="17ef7"></div>
              <sup id="17ef7"><menu id="17ef7"></menu></sup>
              <dl id="17ef7"></dl>

              <em id="17ef7"></em>

                  <dl id="17ef7"><ins id="17ef7"></ins></dl>
                  <em id="17ef7"></em>
                  <em id="17ef7"></em><em id="17ef7"></em><em id="17ef7"></em>
                  <dl id="17ef7"><menu id="17ef7"></menu></dl>

                    <div id="17ef7"></div>
                    <em id="17ef7"><ol id="17ef7"><mark id="17ef7"></mark></ol></em>
                    <progress id="17ef7"><tr id="17ef7"></tr></progress>
                    <div id="17ef7"></div>
                    <sup id="17ef7"><menu id="17ef7"></menu></sup>
                    <dl id="17ef7"></dl>

                    <em id="17ef7"></em>